Technology Related

相關技術

PCIe

領航 AI 算力時代:艾飛思科技——您的官方認證與測試專家


在追求極致頻寬與超低延遲的 AI 伺服器架構中,PCIe成為高速傳輸介面的主流技術。包含機櫃內的 CPU to GPU、CPU to NIC (網路卡)、CPU to DPU/NPU/TPU,或是 CPU to SSD (NVMe 儲存)等。


iPasslabs為PCI-SIG 官方授權的 PCIe 認證實驗室,深耕高速傳輸領域,是業界公認的 PCIe 測試專家。我們不僅是 PCI-SIG 規範工作小組的核心委員,更是 PCI-SIG 每季workshop指定的 Gold Suite 合作夥伴。


我們提供全方位的 PCIe 驗證服務,協助您的產品快速通過標準,搶占市場先機:

官方相容性驗證測試 (Compliance Test): 針對 PCIe 4.0 與 PCIe 5.0 提供標準的官方認證服務。

前期相容性驗證預測 (Pre-test Service): 涵蓋從 PCIe 1.0 至最新一代 PCIe 6.0。在正式認證前,協助您及早發現訊號完整性問題,提高研發效率。



PCIe 6.0 驗證的新挑戰——相較於 PCIe 5.0,PCIe 6.0 的驗證多了兩項關鍵的電氣特性測試指標:


   1. RLM (Ratio of Level Mismatch):衡量電平匹配度在 PAM4 訊號中,四個電平(0, 1, 2, 3)之間的距離必須保持高度一致,以確保訊號解碼的準確性。然而,受到硬體設計不理想或傳輸損耗的影響,往往會出現電平不匹配的現象。RLM 指標能精密檢測這種不匹配程度,協助工程師優化電路設計,確保訊號傳輸的可靠性。



   2. SNDR (Signal-to-Noise and Distortion Ratio):訊號噪聲失真比SNDR 是一個綜合性的指標,代表原始訊號與所有噪聲及失真成分的比值。在 PCIe 6.0 的超高頻環境下,訊號微小的抖動都可能被放大。**SNDR 數值越高,表示訊號質量越好,噪聲和失真的相對成分越少。



我們的專業團隊在此幫助客戶提供各種PCIe技術架構的解決方案(持續更新):

Test services for PCIe 6.0

Add In Card
  •  PLL Loop Bandwidth
  •  Transmitter Jitter
  •  PCI Express 6.0 Transmitter Signal Quality
  •  PCI Express 6.0 Link Equalization Testing
  •  Configuration Space
  •  Link and Transaction Layer
  •  Lane margining
  •  SNDR
  •  PLM
  • Interoperability Test (official test needed)

System

  •  PCI Express 6.0 Transmitter Signal Quality
  •  PCI Express 6.0 Link Equalization Testing
  •  Ref Clock
  •  Configuration Space
  •  Lane margining
  •  RLM
  • Interoperability Test (official test needed)

Test services for PCIe 5.0

Add In Card
  •  PLL Loop Bandwidth
  •  Transmitter Jitter
  •  PCI Express 5.0 Transmitter Signal Quality
  •  PCI Express 5.0 Link Equalization Testing
  •  Configuration Space
  •  Link and Transaction Layer
  •  Lane margining
  •  Interoperability Test (official test needed)

System

  • PCI Express 5.0 Transmitter Signal Quality
  • PCI Express 5.0 Link Equalization Testing
  • Ref Clock
  • Configuration Space
  • Interoperability Functional Testing
  • Lane margining
  • Interoperability Test (official test needed)
Revision Max Data Rate Encoding Signaling Solutions
PCIe 1.0 (2003) 2.5 GT/s 8b/10b NRZ TX/PLL
PCIe 2.0 (2007) 5.0 GT/s 8b/10b NRZ TX/PLL
PCIe 3.0 (2010) 8.0 GT/s 128b/130b NRZ RX/TX/PLL/Protocol
PCIe 4.0 (2017) 16.0 GT/s 128b/130b NRZ RX/TX/PLL/Protocol
PCIe 5.0 (2019) 32.0 GT/s 128b/130b NRZ RX/TX/PLL/Protocol
PCIe 6.0 (2023) 64.0 GT/s 1b/1b(Flit Mode) PAM4

*the PCIe 5.0 Base Specification is backwards compatible with lower-speed PCIe Base Specifications.

TX

Lecroy LABMASTER 10-50ZI-A

 Tektronix DPO70000SX

 Keysight UXR70G

RX



 Anritsu MP1900A 32G NRZ BERT

 Tektronix BERTScope BSX

 Anritsu MP1900A PAM4 BERT

Protocol

Lecroy Summit T516 Protocol Analyzer

“The Summit T516 PCI Express (PCIe) 5.0 and Compute Express Link (CXL) Protocol Analyzer, the first protocol analyzer to capture x16 link width at 32GT/s for capturing, recording, and analysis of high performance devices and systems.”

Others


Tektronix MSO6-4G (Clock Measurement)